C-element - C-element

Nayvondagi kechikishlar (asosida Earl mandal ) amalga oshirish va atrof-muhit
C elementi va inklyuziv YOKI shlyuzining ishlash sxemasi
C elementini va shu jumladan inklyuziv YOKI darvozani (a) ko'pchilik eshigini amalga oshirish; Maevskiy (b), Tsirlin (c) va Merfi (d) tomonidan taklif qilingan amalga oshirishlar
Ikki va uch kirishli C elementlarining statik bajarilishi[1][2][3]
Ikki va ko'p kiritiladigan C elementlarining yarim statik bajarilishi.[4][5][6] Tezroq versiya uchun qarang[7]
Devid xujayrasi (a) va uning tezkor tatbiq etilishi: eshik darajasi (b) va tranzistor darajasi (c)[8]

Myuller C-element (C-eshik, histerez flip-flopyoki ba'zan tasodifiy flip-flop, ikki qo'lli xavfsizlik davri) dizaynida keng qo'llaniladigan kichik raqamli blokdir asenkron sxemalar va tizimlar. 1955 yilda rasmiy ravishda ko'rsatilgan Devid E. Myuller[9] va birinchi marta ishlatilgan ILLIAC II kompyuter.[10] Nazariyasi nuqtai nazaridan panjaralar, C-elementi yarim modulli taqsimot zanjiri bo'lib, uning ishlashi vaqtida tasvirlangan Hasse diagrammasi.[11][12][13] C-elementi bilan chambarchas bog'liq uchrashuv[14] va qo'shilish[15] elementlar, bu erda kirish ketma-ket ikki marta o'zgarishiga yo'l qo'yilmaydi. Ba'zi hollarda, kechikishlar o'rtasidagi munosabatlar ma'lum bo'lganda, C-element mahsulotning yig'indisi (SOP) sxemasi sifatida amalga oshirilishi mumkin.[16][17] C-elementini amalga oshirishning oldingi texnikasi[18][19] o'z ichiga oladi Shmidt qo'zg'atuvchisi,[20] Eccles-Jordan flip-flop va so'nggi harakatlanuvchi nuqta flip-flop.

Haqiqat jadvali va kechiktirilgan taxminlar

Ikki kirish signallari uchun C elementi tenglama bilan aniqlanadi , bu quyidagi haqiqat jadvaliga to'g'ri keladi:

000
01
10
111

Ushbu jadval Karnaugh xaritasi yordamida sxemaga aylantirilishi mumkin. Biroq, olingan dastur sodda, chunki kechiktirilgan taxminlar haqida hech narsa aytilmagan. Olingan elektron qanday sharoitlarda ishlashga yaroqli ekanligini tushunish uchun buni qo'shimcha ravishda tahlil qilish kerak

  • Delay1 - atrof-muhit orqali 1 tugundan 3 tugunga qadar tarqalish kechikishi,
  • delay2 - bu 3-tugunga ichki qayta aloqa orqali 1-tugundan tarqalish kechikishi,
  • kechikish1 kechikish2 dan katta bo'lishi kerak.

Shunday qilib, sodda amalga oshirish to'g'ri faqat sekin muhit uchun.[21]C-elementining ta'rifi ko'p qiymatli mantiq uchun yoki hatto uzluksiz signallar uchun osonlikcha umumlashtirilishi mumkin:

Masalan, ikkita kirishga ega bo'lgan muvozanatli uchlamchi C-element uchun haqiqat jadvali

−1−1−1
−10
−11
0−1
000
01
1−1
10
111

C elementining bajarilishi

Kommutatsiya tezligi va quvvat sarfiga qo'yiladigan talablarga qarab C elementi qo'pol yoki mayda donali zanjir sifatida amalga oshirilishi mumkin. Shuningdek, bitta chiqish va differentsialni ajratish kerak[22] C elementini amalga oshirish. Differentsial realizatsiya qilish faqat NAND (faqat NOR) yordamida amalga oshiriladi. Bitta chiqishni amalga oshirish faqat quyidagi hollarda amalga oshiriladi:[23]

  1. C-elementning har bir kiritilishi uning chiqishi uchun alohida inverter orqali ulanadigan sxema, barcha invertorlar hayajonlangan holatga nisbatan yarim modulli bo'ladi.
  2. Ushbu holat C-elementining chiqish eshigi uchun jonli.

Darvozalar darajasidagi dasturlar

Mantiqiy eshiklarga o'rnatilgan C-elementning bir nechta turli xil bitta chiqish davrlari mavjud.[24][25] Xususan, Maevskiyning amalga oshirilishi[26][27][28] erkin asosda taqsimlanmagan elektron.[29] Distributivlik ba'zida o'xshashlikni oshirish uchun kiritiladi. Ushbu sxemadagi 3NAND eshikni ikkita 2NAND eshik bilan almashtirish mumkin. Faqat ikkita kirish eshiklaridan foydalanadigan C-element Tsirlin tomonidan taklif qilingan[30] va keyin Starodoubtsev va boshqalar tomonidan sintez qilingan. Taxogram tilidan foydalangan holda [31] Ushbu sxema Bartkiga tegishli (mos yozuvlarsiz) bilan mos keladi [26] va kirish mandalisiz ishlashi mumkin. Ikki qismga asoslangan C-elementning yana bir versiyasi RS qulflari Merfi tomonidan sintez qilingan[32] Petrify vositasi yordamida. Shu bilan birga, ushbu sxema, agar kirishlar bo'lsa biriga ulangan inverterni o'z ichiga oladi. Ushbu inverter kichik kechikishga ega bo'lishi kerak. Biroq, masalan, bitta teskari kirishga ega bo'lgan RS mandallarini amalga oshirish mavjud.[33] Ba'zi tezlikka bog'liq bo'lmagan yondashuvlar [34][35] barcha eshiklarda nol kechikish bilan kiritilgan invertorlar mavjud deb taxmin qiling, bu haqiqiy tezlikni mustaqilligini buzadi, ammo amalda bu juda xavfsizdir. Ushbu taxmindan foydalanishning boshqa misollari ham mavjud.[36]

Statik va semistatik dasturlar

Uning hisobotida[9] Myuller geribildirim bilan ko'pchilik eshigi sifatida C-elementni amalga oshirishni taklif qildi. Biroq, ichki kechikishlar bilan bog'liq xavf-xatarlardan qochish uchun ko'pchilikning eshigi iloji boricha kamroq tranzistorlarga ega bo'lishi kerak.[37][38] Odatda, har xil vaqt taxminlariga ega bo'lgan C-elementlar[39] qurilishi mumkin VA-YOKI-teskari (AOI)[40][41] yoki uning qo'shaloq, OR-AND-Invert (OAI) eshigi[42][43] va inverter. Varshavskiy va boshqalar tomonidan patentlangan yana bir variant.[44][45] kirish signallarini bir-biriga teng bo'lmaganida ularni shunt qilishdir. Juda sodda bo'lib, ushbu tushunchalar qisqa tutashuv tufayli ko'proq quvvatni tarqatadi. Qo'shimcha ko'pchilik eshigini C-elementining teskari chiqishiga ulab, biz olamiz shu jumladan Yoki (EDLINCOR) funktsiyasi:[46][47] . Pulse distribyutorlari kabi ba'zi bir oddiy asenkron sxemalar[48] faqat ko'pchilik eshiklari ustiga qurilishi mumkin.

Semistatik C-element oldingi holatini an ga o'xshash ikkita o'zaro bog'langan inverter yordamida saqlaydi SRAM hujayra. Inverterlardan biri sxemaning qolgan qismiga qaraganda kuchsizroq, shuning uchun uni bosib o'tish mumkin tortib olinadigan va tushiriladigan tarmoqlar. Agar ikkala kirish 0 bo'lsa, u holda tortib olinadigan tarmoq o'zgaruvchini o'zgartiradi mandal holati, va C elementi a chiqadi. Agar ikkala kirish 1 bo'lsa, u holda tortiladigan tarmoq mandal holatini o'zgartiradi va C elementining chiqishi 1 ga teng bo'ladi. Aks holda, mandalning kirishi ulanmagan yoki yoki tuproq, va shuning uchun zaif invertor ustunlik qiladi va mandal oldingi holatini chiqaradi. Salbiy differentsial qarshilikka (NDR) ega qurilmalarda o'rnatilgan semistatik C-elementining versiyalari ham mavjud.[49][50] NDR odatda kichik signal uchun belgilanadi, shuning uchun bunday C elementi kuchlanish yoki oqimning to'liq diapazonida ishlashini kutish qiyin.[asl tadqiqotmi? ]

Umumlashtirish va tranzistorli bo'lmagan dasturlar

Ko'pchilik eshigi eshik eshigining ma'lum bir holati bo'lgani uchun, eshik eshigining ma'lum bo'lgan har qanday amalga oshirilishi[51] printsipial jihatdan C elementini yaratish uchun ishlatilishi mumkin. Ko'p sonli holatda, aksariyat eshiklarning chiqishini bir yoki bir nechta kirishga ulash hech qanday kerakli ta'sirga ega bo'lmasligi mumkin. Masalan, sifatida belgilangan uchlik ko'pchilik funktsiyasidan foydalanish[52]

yig'indisi bo'lsa, haqiqat jadvali tomonidan belgilangan uchlik C-elementiga olib kelmaydi juftlarga bo'linmaydi. Biroq, bunday bo'linmasdan ham ikkita uchlik ko'pchilik funktsiyalari uch qavatli inklyuziv YOKI darvozani qurish uchun javob beradi, Maevskiy va Tsirlin sxemalari aslida Devid hujayrasi deb ataladi.[53] Uning tez tranzistor darajasida amalga oshirilishi taklif qilingan semistatik C elementida qo'llaniladi.[54] Transistorlar (aslida MUX 2: 1) ishlatadigan yana bir semistatik sxema taklif qilingan.[55]Asenkron ibtidoiy moddalarni, shu jumladan C-elementni amalga oshirish uchun mos bo'lgan boshqa texnologiyalar: uglerodli nanotubalar,[iqtibos kerak ] bitta elektronli tunnel qurilmalari,[56] kvant nuqtalari,[57] va molekulyar nanotexnologiya.[58]

Adabiyotlar

  1. ^ I. E. Sazerlend, "Mikro quvurlar ", ACM kommunikatsiyalari, 32-jild, 6-son, 720-788 betlar, 1989 y.
  2. ^ C. van Berkel, "Izoxronik vilkadan ehtiyot bo'ling", UR 003/91 hisoboti, Flibs tadqiqot laboratoriyalari, 1991 y.
  3. ^ V. B. Maraxovskiy, Asenkron davrlarning mantiqiy dizayni. Kurs bo'yicha slaydlar. CS&SE bo'limi, SPbPU.
  4. ^ V. I. Varshavskiy, N. M. Kravchenko, V. B. Maraxovskiy, B. S. Tsirlin, "H flip-flop", SSSR mualliflik guvohnomasi SU1562964, 5-iyul, 1990 yil.
  5. ^ V. I. Varshavskiy, "b-qo'zg'aladigan chegara elementlari", VLSI bo'yicha IEEE Great Lakes simpoziumi, 1998, 52-58-betlar.
  6. ^ V. I. Varshavskiy, "Eshik elementi va uni loyihalash usuli", Patent US6338157, 8 yanvar, 2002 yil.
  7. ^ Y. A. Stepchenkov, Y. G. Dyachenko, A. N. Denisov, Y. P. Fomin, "H flip-flop", Patent RU2371842, 27 oktyabr, 2009 yil.
  8. ^ A. Bystrov, A. Yakovlev, To'g'ridan-to'g'ri xaritalash orqali asenkron elektron sintezi: Atrof muhitga ta'sir o'tkazish. Texnik hisobot, Nyukasl apon Tayn universiteti, CS bo'limi, 2001 yil oktyabr.
  9. ^ a b D. E. Myuller, Asenkron sxemalar nazariyasi. Hisobot yo'q. 66, raqamli kompyuter laboratoriyasi, Illinoys universiteti, Urbana-Shampan, 1955 y.
  10. ^ H. C. Breadli, "ILLIAC II - qisqacha tavsifi va izohli bibliografiyasi", Elektron kompyuterlarda IEEE operatsiyalari, vol. EC-14, yo'q. 3, 399-403 betlar, 1965 y.
  11. ^ D. E. Myuller va V. S. Bartki, "Asenkron sxemalar nazariyasi", Int. Garvard Universitetida Kommutatsiya nazariyasi bo'yicha simpozium, 204-243 bet, 1959.
  12. ^ V. J. Poppelbaum, Raqamli mashinalar nazariyasiga kirish. Math., E.E. 294-dars ma'ruzalari, Illinoys universiteti Urbana-Shampan.
  13. ^ J. Gunavardena, "Myuller uchun xavfsiz to'rni ochish uchun tadbirlarning umumiy tuzilishi", Int. Muvofiqlik nazariyasi bo'yicha konferentsiya (CONCUR) 1993, 278–292 betlar.
  14. ^ M. J. Stukki, S. M. Ornshteyn, V. A. Klark, "Makromodullarning mantiqiy dizayni", AFIPS 1967 yilda, 357-364 bet.
  15. ^ J. C. Ebergen, J. Segers, I. Benko, "Parallel dastur va asenkron sxemani loyihalash", Hisoblash ustaxonalari, 50-103 betlar, 1995 y.
  16. ^ P.A. Berel, JR Burch va T.H. Meng, "Tezlikdan mustaqil zanjirlarning kombinatsion ekvivalentligini tekshirish", Tizim dizaynidagi rasmiy usullar, vol. 13, yo'q. 1, 37-85-betlar, 1998 yil.
  17. ^ H. Park, A. He, M. Roncken va X. Song, "Nisbatan vaqt nuqtai nazaridan yarim modulli kechikish modeli qayta ko'rib chiqildi", IET Electronics Letters, vol. 51, yo'q. 4, 332-334 betlar, 2015 y.
  18. ^ Texnik taraqqiyot to'g'risidagi hisobot, 1959 yil yanvar, Urbana-Shampan shahridagi Illinoys universiteti.
  19. ^ V. J. Poppellbaum, N. E. Vayzeman, "Yangi Illinoys kompyuterining elektron sxemasi dizayni", Hisobot yo'q. 90, Urbana-Shampan shahridagi Illinoys universiteti, 1959 y.
  20. ^ N. P. Singx, O'z-o'zidan ishlaydigan tizimlar uchun dizayn metodologiyasi. Magistrlik dissertatsiyasi, MIT, 1981, 98 p.
  21. ^ J. Kortadella, M. Kishinevskiy, O'quv qo'llanma: STG texnik xususiyatlaridan boshqarish zanjirlarini sintezi. Yozgi maktab, Lyngby, 1997 yil.
  22. ^ A. Moxov, V. Xomenko, D. Sokolov va A. Yakovlev, "O'chirish davri mustahkamligini ta'minlash uchun ikkita temir yo'lni boshqarish mantig'ida", IEEE Int. Tizimni loyihalashtirishda bir xillikni qo'llash bo'yicha konferentsiya (ACSD) 2012, 112-121 betlar.
  23. ^ B. S. Tsirlin, "Tezlikdan mustaqil bo'lgan VA-YO'Q ​​asoslarda davrlarni amalga oshirishning ekvivalent muammolarini o'rganish", Sovet kompyuter va tizim fanlari jurnali, jild. 24, 1986, 58-69 betlar (B. S. Tsirlin, "Obzor ekvivalentnyh muammolar realizatsii sxemasi v bazise I-NE, ne zavisyashich ot skorosti", Izv. AN SSSR, Texnicheskaya kibernetika, №2, 1986, s. 159–171).
  24. ^ B. S. Tsirlin, "H flip-flop", SSSR mualliflik guvohnomasi SU1096759, 7 iyun 1984 yil.
  25. ^ B. S. Tsirlin, "Bir nechta kirish H flip-flop", SSSR mualliflik guvohnomasi SU1162019, 15 iyun 1985 yil.
  26. ^ a b M. Kuvako, T. Nanya, "Har xil kechikish modellari asosida asenkron zanjirlarning vaqtini ishonchliligini baholash", IEEE Xalqaro Simpoziumi Asenkron davrlar va tizimlarda ilg'or tadqiqotlar (ASYNC) 1994, 22-31 bet.
  27. ^ J. A. Brzozovskiy, K. Raaxemifar, "C elementlarini sinash oddiy emas", Asenkron dizayn metodologiyalari bo'yicha ishchi konferentsiya (ASYNC) 1995, 150-159 betlar.
  28. ^ P. A. Beerel, J. R. Burch, T. H. Meng, "Tezlikka bog'liq bo'lmagan davrlarning kombinatsion ekvivalentligini tekshirish", Tizim dizaynidagi rasmiy usullar, vol. 13, yo'q. 1, 1998, 37-85 betlar.
  29. ^ V. I. Varshavskiy, O. V. Maevskiy, Yu. V. Mamrukov, B. S. Tsirlin, "H flip-flop", SSSR mualliflik guvohnomasi SU1081801, 23 mart 1984 yil.
  30. ^ B. S. Tsirlin, "H-flip-flop", SSSR mualliflik guvohnomasi SU1324106, 15 iyul 1987 yil.
  31. ^ N. A. Starodoubtsev, S. A. Bystrov, "Ikkita kirish eshikli asenkron sxemalarni sintez qilish uchun monotonik harakatlarni takomillashtirish", IEEE Int. O'rta G'arb davrlari va tizimlari bo'yicha simpozium (MWSCAS) 2004, jild. I, I-521-524-betlar.
  32. ^ J. P. Merfi, "Mandalga asoslangan C elementini loyihalash", Elektron xatlar, vol. 48, yo'q. 19, 2012, 1190–1191-betlar.
  33. ^ V. A. Maksimov va Ya. Ya. Petrichkovich "RS flip-flop" SSSR mualliflik guvohnomasi SU1164867, 30 iyun 1985 yil.
  34. ^ P. Beerel va T. H.-Y. Meng. "Tezlikka bog'liq bo'lmagan elektronlarning avtomatik eshik darajasidagi sintezi", IEEE / ACM Int. Kompyuter yordamida loyihalash bo'yicha konferentsiya (ICCAD) 1992 y., 581-587 betlar.
  35. ^ A. Kondratyev, M. Kishinevskiy, B. Lin, P. Vanbekbergen va A. Yakovlev, "Tezlikka bog'liq bo'lmagan sxemalarni asosiy amalga oshirish", ACM Design Automation Conference (DAC) 1994, 56-62 betlar.
  36. ^ A. V. Yakovlev, A. M. Koelmans, A. Semenov, D. J. Kinniment, "Petri tarmoqlari yordamida asenkron boshqaruv sxemalarini modellashtirish, tahlil qilish va sintez qilish", Integration, VLSI jurnali, vol. 21, yo'q. 3, 143—170-betlar, 1996 y.
  37. ^ D. Xempel, K. Prost va N. Shaynberg, "Qo'shimcha MOS moslamasidan foydalangan holda chegara mantig'i", Patent US3900742, 1975 yil 19-avgust.
  38. ^ D. Doman, CMOS kutubxonasida muhandislik: raqobatdosh silikon uchun raqamli dizayn to'plamlarini ko'paytirish Arxivlandi 2015-10-08 da Orqaga qaytish mashinasi. Wiley, 2012, 327 p.
  39. ^ K. S. Stivens, R. Ginosar va S. Rotem, "Nisbiy vaqt [asenkron dizayn]", IEEE operatsiyalari juda katta ko'lamli integratsiya (VLSI) tizimlari, vol. 11, yo'q. 1, 129-140-betlar, 2003 y.
  40. ^ H. Zemanek, "Sequentielle asynchrone Logik", Elektronische Rechenanlagen, vol. 4, yo'q. 6, 248–253-betlar, 1962. Shuningdek, rus tilida G. nomi bilan mavjud. Tsemanek, "Posledovatelnaya asinxronnaya logika", Mejdunarodnyy simpozium IFAK Teoriya konechnyx i veroyatnostnyx avtomatov 1962, s. 232—245.
  41. ^ V Fleyxammer, "Asenkron bistable trigger sxemalarini takomillashtirish yoki ular bilan bog'liqligi", Buyuk Britaniya patentining spetsifikatsiyasi GB1199698, 1970 yil 22-iyul.
  42. ^ T.-Y. Vuu va S. B. K. Vrudhula, "Muller C-elementining tezkor va samarali tejamkorligi", IEEE operatsiyalari juda katta ko'lamli integratsiya (VLSI) tizimlari, vol. 1, yo'q. 2, 215-219 betlar, 1993 y.
  43. ^ H. K. O. Berge, A. Hasanbegovich, S. Aunet, "Ultra past kuchlanishli manbalar uchun ozchilik-3 funktsiyalariga asoslangan Muller C-elementlari", IEEE Int. Elektron sxemalar va tizimlarni loyihalash va diagnostikasi bo'yicha simpozium (DDECS) 2011, 195-200 bet.
  44. ^ V. I. Varshavskiy, A. Y. Kondratyev, N. M. Kravchenko va B. S. Tsirlin, "H flip-flop", SSSR Mualliflik guvohnomasi SU1411934 23 iyul 1988 yil.
  45. ^ V. I. Varshavskiy, N. M. Kravchenko, V. B. Maraxovskiy va B. S. Tsirlin, "H flip-flop", SSSR Mualliflik guvohnomasi SU1443137, 1988 yil 7-dekabr.
  46. ^ D. A. Pucknell, "Raqamli tizimlarni namoyish qilish va tegishli dizayn jarayonlari uchun voqealarga asoslangan mantiq (EDL) yondashuvi", IEE Proceedings E, Kompyuterlar va Raqamli Texnikalar, vol. 140, yo'q. 2, 119-1126 betlar, 1993 y.
  47. ^ A. Yakovlev, M. Kishinevskiy, A. Kondratyev, L. Lavagno, M. Pietkievic-Koutny, "YO'Q nedensellik bilan mos kelmaydigan elektron xatti-harakatlari modellarida", Tizim dizaynidagi rasmiy usullar, vol. 9, yo'q. 3, 189—233 betlar. 1996 yil.
  48. ^ J. C. Nelson, Tezlikdan mustaqil hisoblash sxemalari. Hisobot yo'q. 71, raqamli kompyuter laboratoriyasi, Illinoys universiteti, Urbana-Shampan, 1956 yil.
  49. ^ C.-H. Lin, K. Yang, A. F. Gonsales, J. R. Sharq, P. Mazumder, G. I. Xaddad, "RTD / HBT heterostrukturasidan foydalangan holda InP-ga asoslangan yuqori tezlikda raqamli mantiq eshiklari", Int. Indium fosfidi va unga oid materiallar bo'yicha konferentsiya (IPRM) 1999, 419-422 bet.
  50. ^ P. Glosekotter, C. Pacha, K. F. Goser, V. Prost, S. Kim, H. van Xusen va boshq., "RTBT monostable-bistable mantiqiy o'tish elementi (MOBILE) asosida asenkron sxemani loyihalash", Simpoziumning integral mikrosxemalari va tizimlarini loyihalashtirish 2002, 365–370 betlar.
  51. ^ V. Beyu, J. M. Kintana, M. J. Avedillo, "Chegara mantig'ining VLSI tatbiq etilishi - keng qamrovli so'rov", IEEE asab tizimidagi operatsiyalar, vol. 14, yo'q. 5, 1217–1243-betlar, 2003 y.
  52. ^ V. Varshavskiy, B. Ovsievich, "Uchlik ko'pchilik elementlardan tashkil topgan tarmoqlar", Elektron kompyuterlarda IEEE operatsiyalari, vol. EC-14, yo'q. 5, 730-733-betlar, 1965 y.
  53. ^ M. Courvoisier and P. Azema, "Ixtiyoriy / ish rejimini tan oladigan asenkron ketma-ket mashinalar", IEE Electronics Letters, Vol. 10, yo'q. 1, 8-10 betlar, 1974 yil.
  54. ^ S. M. Feyrbanks, "Ikki bosqichli Myuller C-elementi", Amerika Qo'shma Shtatlari Patenti US6281707, 2001 yil 28 avgust.
  55. ^ A. Morgenshtein, M. Moreynis, R. Ginosar, "Asenkron eshik-diffuzion-kirish (GDI) sxemalari", IEEE operatsiyalari juda katta ko'lamli integratsiya (VLSI) tizimlari, vol. 12, yo'q. 8, 847-856-betlar, 2004 y.
  56. ^ S. Safiruddin, S. D. Kotofana, "Yagona elektron tunnel qurilmalaridan foydalangan holda kechikish sezgir bo'lmagan sxemalar uchun qurilish bloklari", IEEE Nanotexnologiyalar bo'yicha konferentsiya 2007, 704-708 betlar.
  57. ^ V. I. Varshavskiy, "Mantiqiy dizayn va kvant chaqiruvi", Int. Fizika va kam o'lchamli tuzilmalar asosida qurilmalarni kompyuter modellashtirish bo'yicha seminar 1995 y., 134–146 betlar.
  58. ^ A. J. Martin, P. Prakash, "Asenkron nanoelektronika: dastlabki tergov" Arxivlandi 2016-03-04 da Orqaga qaytish mashinasi, IEEE Int. Asenkron sxemalar va tizimlar bo'yicha simpozium (ASYNC) 2008, 58-68 bet.

Tashqi havolalar