Kremniy orqali - Through-silicon via

TSVlar stacked tomonidan ishlatiladi DRAM -dice a bilan birgalikda Yuqori tarmoqli kengligi xotirasi (HBM) interfeysi

Yilda elektron muhandislik, a kremniy orqali (TSV) yoki orqali chip vertikal elektr aloqasi (orqali ) to'liq a kremniy gofreti yoki o'lmoq. TSV'lar alternativa sifatida ishlatiladigan yuqori samarali o'zaro bog'liqlik texnikasi simli bog'lanish va flip chiplari 3D paketlarni yaratish va 3D integral mikrosxemalar. Kabi alternativalar bilan taqqoslaganda paket-paket, o'zaro bog'liqlik va qurilmaning zichligi sezilarli darajada yuqori va ulanishlarning uzunligi qisqaradi.

Tasnifi

Birinchi, o'rta va oxirgi TSVlarni vizualizatsiya qilish

Ishlab chiqarish jarayoni bilan belgilanadigan uchta turli xil TSV turlari mavjud: birinchi TSV-lar alohida qurilmalardan oldin ishlab chiqarilgan (tranzistorlar, kondansatörler, rezistorlar va boshqalar) naqshli (chiziqning oldingi uchi, FEOL), o'rtadagi TSVlar individual qurilmalar naqshlanganidan keyin, lekin metall qatlamlardan oldin ishlab chiqariladi (orqa qator, BEOL) va oxirgi TSV-lar BEOL jarayonidan keyin (yoki paytida) ishlab chiqarilgan.[1][2] Via-middle TSVlar hozirda rivojlanganlar uchun mashhur variant hisoblanadi 3D IClar uchun ham interposer vayronalar.[2][3]

Orqali TSVlar chiziqning oldingi uchi (FEOL) davomida ehtiyotkorlik bilan hisobga olinishi kerak EDA va ishlab chiqarish bosqichlari. Buning sababi shundaki, TSVlar qo'zg'atadi termo-mexanik kuchlanish FEOL qatlamida, shu bilan tranzistor xulq-atvor.[4]

Ilovalar

Rasm datchiklari

CMOS tasvir sensorlari (MDH) hajmi ishlab chiqarishda TSV (lar) ni qabul qilgan birinchi arizalardan biri bo'ldi. MDHning dastlabki dasturlarida TSVlar orqa tomonida shakllangan tasvir sensori gofret o'zaro bog'lanishni hosil qilish, simli bog'lanishlarni yo'q qilish va form faktori va zichligi yuqori bo'lgan o'zaro bog'liqliklarni kamaytirishga imkon beradi. Chip stacking faqatgina paydo bo'lishi bilan yuzaga keldi orqa tomondan yoritilgan (BSI) MDH va ob'ektiv, elektron va fotodiodlarning tartibini old tomonning an'anaviy yoritilishidan o'zgartirishni o'z ichiga oladi, shunda ob'ektiv orqali keladigan yorug'lik avval fotodiodga, so'ngra elektronlarga tushadi. Bunga fotodiodli plastinani ag'darish, orqa tomonini yupqalash va keyin to'g'ridan-to'g'ri oksid bog'lanishidan foydalanib o'qish qatlamining yuqori qismiga bog'lash, TSVlar perimetri bo'ylab o'zaro bog'lanish orqali erishildi.[5]

3D to'plamlar

3D to'plam (Paketdagi tizim, Chip Stack MCM va boshqalar) ikki yoki undan ortiq chiplarni o'z ichiga oladi (integral mikrosxemalar ) ular kam joy egallashi va / yoki katta ulanishga ega bo'lishi uchun vertikal ravishda to'plangan. Muqobil 3D-to'plamni IBM-ning Silicon Carrier Packaging Technology-da topish mumkin, bu erda IClar bir-biriga joylashtirilmaydi, lekin TSV-larni o'z ichiga olgan tashuvchi substrat paket ichida bir nechta IClarni birlashtirish uchun ishlatiladi. Ko'pgina 3D paketlarda, yig'ilgan mikrosxemalar qirralari bo'ylab bir-biriga ulangan; ushbu chekka simlar paketning uzunligi va kengligini biroz oshiradi va odatda qo'shimcha “interposer ”Chiplar orasidagi qatlam. Ba'zi yangi 3D paketlarda TSV chiplarning tanasi orqali vertikal ulanishlarni yaratish orqali chekka simlarni almashtiradi. Olingan paketning uzunligi yoki kengligi qo'shilmagan. Interposer kerak emasligi sababli, TSV 3D to'plami chekka simli 3D paketga qaraganda tekisroq bo'lishi mumkin. Ushbu TSV texnikasi ba'zida TSS deb ataladi (Silikon orqali stakalash yoki Thru-silikon stakalash).

3D integral mikrosxemalar

A 3D integral mikrosxemasi (3D IC) - bu silikon plitalar va / yoki o'liklarni bir-biriga yig'ish va vertikal ravishda o'zlarini bitta moslama sifatida tutishlari uchun qurilgan yagona integral mikrosxema. TSV texnologiyasidan foydalangan holda, 3D IClar juda ko'p funktsiyalarni kichik "iz" ga to'plashi mumkin. Yig'indagi turli xil qurilmalar heterojen bo'lishi mumkin, masalan. birlashtiruvchi CMOS mantiq, DRAM va III-V materiallarni bitta ICga. Bundan tashqari, qurilma orqali o'tadigan muhim elektr yo'llari keskin qisqartirilishi mumkin, bu esa tezroq ishlashga olib keladi. Keng I / O 3D DRAM xotira standarti (JEDEC JESD229) dizayndagi TSV-ni o'z ichiga oladi.[6]

Tarix

TSV kontseptsiyasining kelib chiqishi haqida izlash mumkin Uilyam Shokli 1958 yilda berilgan va 1962 yilda berilgan "Yarimo'tkazgichli gofret va xuddi shunday qilish usuli" patenti,[7][8] tomonidan yanada ishlab chiqilgan IBM tadqiqotchilar Merlin Smit va Emanuil Stern o'zlarining patentlari bilan "Yarimo'tkazgich plastinada uchastkalarni o'rnatish usullari" 1964 yilda topshirilgan va 1967 yilda berilgan,[9][10] ikkinchisi teshikni kremniy orqali burish usulini tavsiflaydi.[11] TSV dastlab 3D integratsiya uchun mo'ljallanmagan edi, ammo TSV asosidagi birinchi 3D chiplar 1980-yillarda ixtiro qilingan.[12]

Birinchi uch o'lchovli integral mikrosxema (3D IC) yig'ilgan chiplar uydirma TSV jarayoni bilan ixtiro qilingan 1980-yillar Yaponiya. Xitachi 1983 yilda Yaponiya patentini topshirdi, keyin esa Fujitsu 1984 yilda. 1986 yilda Fujitsu Yaponiya patentini topshirdi va TSV yordamida yig'ilgan chip tuzilishini tavsifladi.[13] 1989 yilda Mitsumasa Koyonagi Tohoku universiteti 3D formatida to'qish uchun ishlatgan TSV bilan gofretdan gofretga yopishtirish texnikasini kashshof qildi. LSI 1989 yilda chip.[13][14][15] 1999 yilda Yaponiyada Super-Advanced Electronics Technologies Assotsiatsiyasi (ASET) TSV texnologiyasidan foydalangan holda 3D IC chiplarini ishlab chiqarishni moliyalashtirishni boshladi, bu "Yuqori zichlikdagi elektron tizimni integratsiya qilish texnologiyasi bo'yicha ilmiy-tadqiqot ishlari" deb nomlandi.[13][16] Tohoku universiteti qoshidagi Koyanagi guruhi TSV texnologiyasidan foydalangan holda uch qavatli stackni tayyorlashdi tasvir sensori 1999 yilda chip, uch qavatli xotira chipi 2000 yilda, 2001 yilda uch qatlamli sun'iy retina chipi, uch qavatli mikroprotsessor 2002 yilda, 2005 yilda esa o'n qavatli xotira chipi.[14]

Inter-chip orqali (ICV) usuli 1997 yilda a FraunhoferSimens Peter Ramm, D. Bollmann, R. Braun, R. Buchner, U. Cao-Minh, Manfred Engelhardt va Armin Klumpp kabi tadqiqot guruhi.[17] Bu TSV jarayonining o'zgarishi edi va keyinchalik SLID (qattiq suyuqlik inter-diffuziya) texnologiyasi deb nomlandi.[18]

"Trans-kremniy orqali" (TSV) atamasi Tru-Si Technologies tadqiqotchilari Sergey Savastiouk, O. Siniaguine va E. Korchinski tomonidan ishlab chiqilgan bo'lib, ular 3D uchun TSV usulini taklif qilishgan. gofret darajasidagi qadoqlash (WLP) eritmasi 2000 yilda.[19] Keyinchalik Savastiouk hammuassisi va bosh direktori bo'ldi ALLVIA Boshidanoq, uning biznes-rejasi haqidagi tasavvurlari kremniy o'zaro bog'lanishini yaratish edi, chunki bu simli obligatsiyalar bo'yicha ishlashni sezilarli darajada yaxshilaydi. Savastiouk Solid State Technology-da ushbu mavzu bo'yicha ikkita maqola chop etdi, avval 2000 yil yanvar oyida va yana 2010 yilda. Birinchi maqola "Mur qonuni - Z o'lchovi" 2000 yil yanvar oyida Solid State Technology jurnalida chop etildi.[20] Ushbu maqola TSV rivojlanishining yo'l xaritasini kelgusida 2 o'lchovli chiplarni stakalashdan gofretli qatlamlarga o'tishni belgilab berdi. Doktor Sergey Savastiouk "Kremniy Vias orqali" deb nomlangan bo'limlardan birida "Vafli darajadagi vertikal miniatizatsiyani (gofretning ingichkalashi) va vertikal integratsiyaga tayyorlanishni (kremniy vias orqali) ta'minlaydigan texnologiyalarga sarmoya kiritish mantiqan to'g'ri keladi" deb yozgan. U davom etdi: "Mur qonuni bilan bog'liq bo'lgan o'zboshimchalik bilan 2D kontseptual to'siqni olib tashlab, biz IC paketlarini loyihalash, sinovdan o'tkazish va ishlab chiqarish qulayligida yangi o'lchovni ochishimiz mumkin. Bizga eng zarur bo'lganida - ko'chma kompyuterlar, xotira kartalari, smart-kartalar, uyali telefonlar va boshqa maqsadlarda - biz Mur qonuniga Z o'lchovi bo'yicha amal qilishimiz mumkin. " Bu texnik nashrda birinchi marta "orqali kremniy orqali" atamasi ishlatilgan.

CMOS tasvir sensorlari TSV-dan foydalangan holda kompaniyalar tomonidan tijoratlashtirildi Toshiba, Aptina va STMikroelektronika 2007–2008 yillarda Toshiba o'z texnologiyasini "Chip Via orqali" (TCV) deb nomlagan. 3D-qatlam tezkor kirish xotirasi (RAM) tomonidan tijoratlashtirildi Elpida xotirasi birinchi 8 ni ishlab chiqqan GB DRAM chip (to'rttasi bilan to'plangan DDR3 SDRAM vafot etdi) 2009 yil sentyabr oyida va uni 2011 yil iyun oyida chiqardi. TSMC 2010 yil yanvar oyida TSV texnologiyasi bilan 3D IC ishlab chiqarish rejalarini e'lon qildi.[21] 2011 yilda, SK Hynix kiritilgan 16 GB DDR3 SDRAM (40 nm sinf) TSV texnologiyasidan foydalangan holda,[22] Samsung Electronics 3D-stacked 32-ni taqdim etdi GB DDR3 (30 nm sinf) sentyabr oyida TSV asosida, keyin esa Samsung va Mikron texnologiyasi TSV-ga asoslangan deb e'lon qildi Gibrid xotira kubigi (HMC) texnologiyasi oktyabr oyida.[21] SK Hynix birinchi ishlab chiqarilgan Yuqori tarmoqli kengligi xotirasi (HBM) chipi, TSV texnologiyasiga asoslangan, 2013 yilda.[22]

Adabiyotlar

  1. ^ "Yarimo'tkazgichlar uchun xalqaro texnologik yo'l xaritasi. 2009 yil nashr. Interconnect" (PDF). 2009. 4-5 bet. Olingan 2 yanvar 2018.
  2. ^ a b J. Knechtel; va boshq. (2017). "Katta o'lchamli 3D chiplar: Dizaynni avtomatlashtirish, sinov va ishonchli integratsiya uchun muammo va echimlar". Tizim LSI loyihalashtirish metodologiyasi bo'yicha IPSJ operatsiyalari. 10: 45–62. doi:10.2197 / ipsjtsldm.10.45.
  3. ^ Beyne, E. (iyun 2016). "3-o'lchovli o'zaro bog'liqlik texnologiyasining landshafti". IEEE dizayn va sinov. 33 (3): 8–20. doi:10.1109 / mdat.2016.2544837. ISSN  2168-2356. S2CID  29564868.
  4. ^ Lim, S.K. (2013). Yuqori mahsuldorlik, kam quvvat va ishonchli 3D integral mikrosxemalar uchun dizayn - Springer. doi:10.1007/978-1-4419-9542-1. ISBN  978-1-4419-9541-4.
  5. ^ F. fon Trapp, Tasvir sensori kelajagi - bu chiplarni yig'ish http://www.3dincites.com/2014/09/future-image-sensors-chip-stacking
  6. ^ Desjardinlar, E. "JEDEC Wide I / O Mobile DRAM uchun standartlarni nashr etdi". JEDEC. JEDEC. Olingan 1 dekabr 2014.
  7. ^ J.H. Lau, Kremniy Via (TSV) orqali kim va qachon ixtiro qilgan? 3D InCites, 2010 yil
  8. ^ AQSh Patenti 3.044.909
  9. ^ Kada, Morixiro (2015). "Uch o'lchovli integratsiya texnologiyasini tadqiq etish va rivojlantirish tarixi" (PDF). Yarimo'tkazgichlarning uch o'lchovli integratsiyasi: ishlov berish, materiallar va dasturlar. Springer. 6-7 betlar. ISBN  9783319186757.
  10. ^ AQSh Patenti 3 343 256
  11. ^ Pavlidis, Vasilis F.; Savidis, Ioannis; Fridman, Ebi G. (2017). Uch o'lchovli integral mikrosxemalar dizayni. Nyu-York. p. 68. ISBN  9780124104846.
  12. ^ Lau, Jon H. (2010). RoHS-Compliant 2D va 3D IC o'zaro bog'liqliklarining ishonchliligi. McGraw Hill Professional. p. 1. ISBN  9780071753807. TSV 3-D IC / Si integratsiyasining yuragi bo'lib, 26 yoshdan oshgan texnologiya. Hatto TSV (elektr energiyasini etkazib berish uchun) 1962 yilda Uilyam Shokli tomonidan ixtiro qilingan (patent 1958 yil 23 oktyabrda rasmiylashtirilgan), lekin u dastlab 3 o'lchovli integratsiya uchun mo'ljallanmagan.
  13. ^ a b v Kada, Morixiro (2015). "Uch o'lchovli integratsiya texnologiyasini tadqiq etish va rivojlantirish tarixi" (PDF). Yarimo'tkazgichlarning uch o'lchovli integratsiyasi: ishlov berish, materiallar va dasturlar. Springer. 8-9 betlar. ISBN  9783319186757.
  14. ^ a b Fukusima, T .; Tanaka, T .; Koyanagi, Mitsumasa (2007). "3D IClarning issiqlik masalalari" (PDF). SEMATECH. Tohoku universiteti. Arxivlandi asl nusxasi (PDF) 2017 yil 16-may kuni. Olingan 16 may 2017.
  15. ^ Tanaka, Tetsu; Li, Kan Vuk; Fukusima, Takafumi; Koyanagi, Mitsumasa (2011). "3D integratsiya texnologiyasi va heterojen integratsiya". Semantik olim. S2CID  62780117. Olingan 19 iyul 2019.
  16. ^ Takaxashi, Kenji; Tanida, Kazumasa (2011). "ASET tomonidan vertikal o'zaro bog'liqlik". 3D integratsiyasining qo'llanmasi, 1-jild: 3D integral mikrosxemalar texnologiyasi va qo'llanilishi. John Wiley & Sons. p. 339. ISBN  9783527623068.
  17. ^ Ramm, P .; Bollmann, D .; Braun, R .; Buchner, R .; Cao-Minh, U .; va boshq. (1997 yil noyabr). "Vertikal integral mikrosxemalar uchun uch o'lchovli metalizatsiya". Mikroelektronik muhandislik. 37-38: 39–47. doi:10.1016 / S0167-9317 (97) 00092-0. S2CID  22232571.
  18. ^ Macchiolo, A .; Andricek, L .; Mozer, H. G.; Nisius, R .; Rixter, R. X .; Weigell, P. (2012 yil 1-yanvar). "ATLAS piksellarini yangilash uchun SLID-ICV vertikal integratsiya texnologiyasi". Fizika protseduralari. 37: 1009–1015. arXiv:1202.6497. doi:10.1016 / j.phpro.2012.02.444. ISSN  1875-3892. S2CID  91179768.
  19. ^ Savastionk, S .; Siniaguine, O .; Korchinski, E. (2000). "3D WLP uchun Thru-kremniy vias". Ilg'or qadoqlash materiallari jarayonlari, xususiyatlari va interfeyslariga bag'ishlangan xalqaro simpozium (katalog. № 00TH8507): 206–207. doi:10.1109 / ISAPM.2000.869271. ISBN  0-930815-59-9. S2CID  110397071.
  20. ^ Muallif (lar) Savastiouk, Sergey, Z-yo'nalishdagi Mur qonuni, qattiq jismlar texnologiyasi; 2000 yil yanvar, jild 43 1-son, 84-bet http://connection.ebscohost.com/c/articles/2668333/moores-law-z-dimension
  21. ^ a b Kada, Morixiro (2015). "Uch o'lchovli integratsiya texnologiyasini tadqiq etish va rivojlantirish tarixi". Yarimo'tkazgichlarning uch o'lchovli integratsiyasi: ishlov berish, materiallar va dasturlar. Springer. 15-8 betlar. ISBN  9783319186757.
  22. ^ a b "Tarix: 2010-yillar". SK Hynix. Olingan 19 iyul 2019.

Tashqi havolalar